Para acceder a los documentos con el texto completo, por favor, siga el siguiente enlace: http://hdl.handle.net/2117/24966
dc.contributor | Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica |
---|---|
dc.contributor | Universitat Politècnica de Catalunya. QINE - Disseny de Baix Consum, Test, Verificació i Circuits Integrats de Seguretat |
dc.contributor.author | Neagu, Madalin |
dc.contributor.author | Manich Bou, Salvador |
dc.contributor.author | Miclea, Liviu |
dc.date | 2014 |
dc.identifier.citation | Neagu, M.; Manich, S.; Miclea, L. Interleaved Scrambling Technique: A Novel Low-Power Security Layer for Cache Memories. A: IEEE European Test Symposium. "19th IEEE European Test Symposium: May 26-30, 2014: ETS 2010, Praga: digest of papers". Paderborn: Institute of Electrical and Electronics Engineers (IEEE), 2014, p. 1-2. |
dc.identifier.citation | 978-1-4799-3414-0 |
dc.identifier.citation | 10.1109/ETS.2014.6847844 |
dc.identifier.uri | http://hdl.handle.net/2117/24966 |
dc.language.iso | eng |
dc.publisher | Institute of Electrical and Electronics Engineers (IEEE) |
dc.rights | info:eu-repo/semantics/openAccess |
dc.subject | Àrees temàtiques de la UPC::Informàtica::Sistemes d'informació::Emmagatzematge i recuperació de la informació |
dc.subject | Computer security |
dc.subject | Cache memory |
dc.subject | data scrambling |
dc.subject | cache memories |
dc.subject | memory security |
dc.subject | Seguretat informàtica |
dc.subject | Memòria cau |
dc.title | Interleaved Scrambling Technique: A Novel Low-Power Security Layer for Cache Memories |
dc.type | info:eu-repo/semantics/publishedVersion |
dc.type | info:eu-repo/semantics/conferenceObject |
dc.description.abstract |