<?xml version="1.0" encoding="UTF-8"?><?xml-stylesheet type="text/xsl" href="static/style.xsl"?><OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd"><responseDate>2026-04-14T06:48:08Z</responseDate><request verb="GetRecord" identifier="oai:www.recercat.cat:2117/175497" metadataPrefix="qdc">https://recercat.cat/oai/request</request><GetRecord><record><header><identifier>oai:recercat.cat:2117/175497</identifier><datestamp>2025-07-24T18:05:44Z</datestamp><setSpec>com_2072_1033</setSpec><setSpec>col_2072_452951</setSpec></header><metadata><qdc:qualifieddc xmlns:qdc="http://dspace.org/qualifieddc/" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:dcterms="http://purl.org/dc/terms/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xmlns:doc="http://www.lyncode.com/xoai" xsi:schemaLocation="http://purl.org/dc/elements/1.1/ http://dublincore.org/schemas/xmls/qdc/2006/01/06/dc.xsd http://purl.org/dc/terms/ http://dublincore.org/schemas/xmls/qdc/2006/01/06/dcterms.xsd http://dspace.org/qualifieddc/ http://www.ukoln.ac.uk/metadata/dcmi/xmlschema/qualifieddc.xsd">
   <dc:title>Diseño de un inversor trifásico DC-AC Fault Tolerant</dc:title>
   <dc:creator>Osuna Sánchez, Juan Francisco</dc:creator>
   <dc:subject>Àrees temàtiques de la UPC::Enginyeria electrònica::Electrònica de potència::Convertidors de corrent elèctric</dc:subject>
   <dc:subject>Electric current converters</dc:subject>
   <dc:subject>Electric vehicles</dc:subject>
   <dc:subject>Convertidors de corrent elèctric</dc:subject>
   <dc:subject>Vehicles elèctrics</dc:subject>
   <dcterms:abstract>Este proyecto se basa la creación de un modelo educativo deconvertidor DC-AC trifásico Fault Tolerantpara vehículo eléctrico con la posibilidad de trabajar de forma idéntica a un inversor real y capaz de simularfallos controladosde ruptura en los transistores,consiguiendo observar el comportamiento del convertidorfrente a circuitos abiertoso cortocircuitos en alguno de los transistoresde las diversas ramas,mediante sensados de tensión y corriente de las fases,y aplicar así una estrategia para solventar el fallo.Una de las partes más importantes del proyecto es la elección de la topologíaFault Tolerantya que condicionará el diseño del modelo educativo y otra será la estrategia dedetección de fallosycomoaislar la rama perjudicada.</dcterms:abstract>
   <dcterms:issued>2014-10</dcterms:issued>
   <dc:type>Bachelor thesis</dc:type>
   <dc:rights>Restricted access - author's decision</dc:rights>
   <dc:publisher>Universitat Politècnica de Catalunya</dc:publisher>
</qdc:qualifieddc></metadata></record></GetRecord></OAI-PMH>