Abstract:
|
El soroll en la xarxa d’alimentació del circuits integrats o Power Supply Noise (PSN) és un dels majors problemes del tecnologies deep-submicron. És, principalment, degut a les impedàncies de l’entramat de línies que distribueixen l’alimentació per tots els blocs o cores.
A mida que s’avança augmenta la densitat i disminueix la grandària de les portes i/o
transistors, així com disminueixen les tensions lògiques de treball. D’aquesta manera s’ha
arribat a un moment en què el PSN pot produir problemes seriosos en el bon funcionament del
circuit. És per això que cal poder estimar el soroll, i fer-ho abans que es fabriqui el xip per
poder posar-hi mesures correctores.
Aquest document presenta un arbre de models compacte que permet la estimació del soroll de
dissenys basats en el procediment d’standard cells, que permet estudis pre- i post- layout de
soroll. Es descriuen tots els models a nivell matemàtic i es desenvolupa el procediment per
solucionar-los. Finalment es discuteix la validesa dels models amb les seves hipòtesis i, es presenten exemples de resultats d’aplicació dels mateixos.
En l’annex A s’ha implementat un prototipus d’eina de software, en matlab, que utilitza la
metodologia mostrada a la memòria per a calcular soroll.
L’annex B presenta el manual d’usuari de la eina.
L’annex C conté un estudi amb els valors dels paràmetres dels models per a la tecnologia CMOS090 de Philips.
L’annex D conté el resultat d’un treball anterior amb la metodologia per a calcular els
paràmetres d’un dels models així com estudis sobre la dependència amb la freqüència de
alguns d’ells. Inclou un exemple per a la tecnologia AMS35.
L’annex E conté un estudi econòmic del treball realitzat. |