To access the full text documents, please follow this link: http://hdl.handle.net/2117/110641

Keeping control transfer instructions out of the pipeline in architectures without condition codes
Cortadella Fortuny, Jordi; Llaberia Griñó, José M.; González Colás, Antonio María
Universitat Politècnica de Catalunya. Departament de Ciències de la Computació; Universitat Politècnica de Catalunya. Departament d'Arquitectura de Computadors; Universitat Politècnica de Catalunya. Facultat d'Informàtica de Barcelona; Universitat Politècnica de Catalunya. ALBCOM - Algorismia, Bioinformàtica, Complexitat i Mètodes Formals; Universitat Politècnica de Catalunya. CAP - Grup de Computació d'Altes Prestacions; Universitat Politècnica de Catalunya. ARCO - Microarquitectura i Compiladors
Àrees temàtiques de la UPC::Informàtica::Arquitectura de computadors
Computer architecture
Branch instructions
Pipelined processors
Processadors segmentats
Instruccions de salt
Arquitectura d'ordinadors
info:eu-repo/semantics/publishedVersion
Report
         

Show full item record

Related documents

Other documents of the same author

González Colás, Antonio María; Llaberia Griñó, José M.
Santamaria Barnadas, Eduard; Jiménez Castells, Marta; Fernández Jiménez, Agustín; Llaberia Griñó, José M.
Santamaria Barnadas, Eduard; Jiménez Castells, Marta; Fernández Jiménez, Agustín; Llaberia Griñó, José M.
Santamaria Barnadas, Eduard; Jiménez Castells, Marta; Fernández Jiménez, Agustín; Llaberia Griñó, José M.
Navarro Guerrero, Juan José; Llaberia Griñó, José M.; Valero Cortés, Mateo
 

Coordination

 

Supporters