dc.contributor |
Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica |
dc.contributor |
Miret Tomàs, Jaume |
dc.contributor.author |
Ahrouch Arbib, Abdelaziz |
dc.date |
2015-09-23 |
dc.identifier.uri |
http://hdl.handle.net/2117/83116 |
dc.language.iso |
spa |
dc.publisher |
Universitat Politècnica de Catalunya |
dc.rights |
info:eu-repo/semantics/openAccess |
dc.subject |
Àrees temàtiques de la UPC::Enginyeria electrònica |
dc.subject |
Programmable logic devices |
dc.subject |
Microcontrollers |
dc.subject |
PLD |
dc.subject |
PIC |
dc.subject |
Periférico |
dc.subject |
Microcontrolador |
dc.subject |
PCB |
dc.subject |
RS232 |
dc.subject |
Dispositius lògics programables |
dc.subject |
Microcontroladors -- Programació |
dc.title |
Placa de test mixta con un dispositivo lógico programable y un microcontrolador |
dc.type |
info:eu-repo/semantics/bachelorThesis |
dc.description.abstract |
Este proyecto final de carrera tiene como objetivo diseñar y montar una placa
de test mixta que consta de un dispositivo lógico programable y un microcontrolador,
enfocado a la iniciación del aprendizaje y programación de estos dos chips. Por lo
tanto, es una placa de test muy accesible ya que sus componentes son muy
económicos y además están ampliamente documentados por el fabricante, páginas
web y libros.
Así pues, el IspLSI2064VE y el PIC16F877A son los dos chips escogidos para
el uso didáctico, de modo que, son dispositivos comunes, baratos y sencillos de
usar. También ofrecen una gran flexibilidad en cuanto a compatibilidad de periféricos
y disponen de muchas patillas para conectar entradas o salidas.
Este proyecto consta básicamente de cuatro bloques diferenciados:
En el primer bloque se introduce al usuario profundizando un poco sobre los
componentes básicos que forman nuestra placa de test.
En el segundo se expone nuestro diseño realizado mediante software
especializado (Altium Designer) y se explican cada una de las partes que forman el
conjunto de la placa.
En el tercero se habla del software a usar y se da una guía para la
configuración de inicio de los programas.
Y por último, se diseñan programas para ambos chips programables que tienen
como objetivo comprobar todas las funcionalidades que nos ofrece la placa de test.
La placa de test se monta físicamente y se prueba con varios ejemplos
ofreciendo al usuario una base para empezar en el estudio de los chips
programables. |