Title:
|
Control design for multiphase synchronous buck converters based on exact constant resistive output impedance
|
Author:
|
Borrell Sanz, Angel; Castilla Fernández, Miguel; Miret Tomàs, Jaume; Matas Alcalá, José; García de Vicuña Muñoz de la Nava, José Luis
|
Other authors:
|
Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. SEPIC - Sistemes Electrònics de Potència i de Control |
Abstract:
|
This paper describes a control design methodology
based on output impedance analysis for multiphase synchronous
buck converters. This design leads to an optimal output voltage
transient response. Two design alternatives are proposed. The first
alternative uses an equivalent single-phase converter to design the
control parameters. This approximation is valid as long as the
deviations between the phases of the converter are within the usual
tolerance limits. The second one achieves exact constant resistive
output impedance regardless of the differences that exist between
the phases. Simulation and experimental results are reported in
order to validate the two design approaches. |
Subject(s):
|
-Àrees temàtiques de la UPC::Enginyeria electrònica::Electrònica de potència::Convertidors de corrent elèctric -Àrees temàtiques de la UPC::Enginyeria electrònica::Electrònica de potència::Rectificadors de corrent elèctric -Àrees temàtiques de la UPC::Enginyeria electrònica::Electrònica de potència::Sistemes d'alimentació -Electric current regulators--Design and construction -Hysteresis--Mathematical models -Voltage regulators -Electric current converters -Rotary converters -Computer power supplies -Design methodology -Multiphase hysteretic control -Voltage regulator -Electrònica de potència -Sistemes elèctrics de potència -- Control -Convertidors de corrent elèctric -Reguladors elèctrics -Histèresi -Impedància (Electricitat) |
Rights:
|
|
Document type:
|
Article - Published version Article |
Published by:
|
Institute of Electrical and Electronics Engineers (IEEE)
|
Share:
|
|