To access the full text documents, please follow this link: http://hdl.handle.net/2099.1/16818
dc.contributor | Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica |
---|---|
dc.contributor | Bofill Petit, Adrià |
dc.contributor.author | Servera Mas, Bartolomeu |
dc.date | 2012-09 |
dc.identifier.citation | ETSETB-230.86321 |
dc.identifier.uri | http://hdl.handle.net/2099.1/16818 |
dc.language.iso | eng |
dc.publisher | Universitat Politècnica de Catalunya |
dc.rights | info:eu-repo/semantics/openAccess |
dc.subject | Àrees temàtiques de la UPC::Enginyeria electrònica::Circuits electrònics |
dc.subject | Linear integrated circuits--Design and construction |
dc.subject | Nanotechnology |
dc.subject | CMOS |
dc.subject | analog |
dc.subject | mixed-signal |
dc.subject | jitter |
dc.subject | analógico |
dc.subject | señal mixta |
dc.subject | circuito integrado |
dc.subject | Circuits MOS |
dc.subject | Circuits lineals integrats--Projectes i construcció |
dc.subject | Nanotecnologia |
dc.title | CMOS Law-jitter Clock Driver Design |
dc.type | info:eu-repo/semantics/masterThesis |
dc.description.abstract | |
dc.description.abstract | |
dc.description.abstract |