dc.contributor |
Universitat Politècnica de Catalunya. Departament de Teoria del Senyal i Comunicacions |
dc.contributor |
Gilabert Pinal, Pere Lluís |
dc.contributor.author |
Delgado Rodriguez, Alejandro |
dc.contributor.author |
Martos Payán, Sarai |
dc.date |
2009-11-30 |
dc.identifier.uri |
http://hdl.handle.net/2099.1/11925 |
dc.language.iso |
spa |
dc.publisher |
Universitat Politècnica de Catalunya |
dc.rights |
info:eu-repo/semantics/openAccess |
dc.subject |
Àrees temàtiques de la UPC::Enginyeria de la telecomunicació::Processament del senyal::Processament de matrius (arrays) |
dc.subject |
Field programmable gate arrays |
dc.subject |
Signal processing--Digital techniques |
dc.subject |
Tractament del senyal -- Tècniques digitals |
dc.subject |
Lògica de matrius programables |
dc.title |
Procesado en banda base de señales moduladas para transmisores polares |
dc.type |
info:eu-repo/semantics/bachelorThesis |
dc.description.abstract |
Este proyecto pretende implementar en una FPGA la transmisión y recepción de datos. Estos datos se transmitirán modulados en amplitud por cuadratura (QAM) o por división ortogonal en frecuencia (OFDM), implementando todo ello de la manera más eficiente posible. Se programarán tres niveles diferentes para la modulación de datos: 4-QAM, 16-QAM y por último 64-QAM.
La programación de una FPGA utiliza un lenguaje VHDL. Para desarrollar todo el sistema utilizaremos las librerías System Generator de Xilinx, que permite hacer simulaciones reales de diseños basados en FPGAs mediante modelos de Simulink. Estos modelos, realizados con los bloques que se suministran, generan de forma automática una implementación basada en VHDL. Una vez diseñado el sistema se podrá simular y visualizar los resultados mientras la simulación se está ejecutando, y además, se podrá transferir los resultados al espacio de trabajo Matlab, dónde será posible cambiar los parámetros y de forma inmediata, visualizar éstos cambios. Se utilizarán los bloques proporcionados por el System Generator porque, además de hacer su función, no utilizan muchos más recursos de los necesarios.
Para probar el buen funcionamiento del sistema de manera teórica, se ha implementado un sistema de modulación y demodulación de señal que comprende dos modos: Single-carrier y multi-carrier. De esta manera se puede comprobar de manera teórica antes de enviar los datos a la FPGA donde el funcionamiento debería ser similar al teórico para el buen funcionamiento del sistema y la posterior funcionalidad del sistema total.
Como parte final de este proyecto y parte principal, la transmisión de esta señal se hará en polares utilizando la técnica EE&R para maximizar la eficiencia del amplificador o bien la técnica Envelope Tracking. |