To access the full text documents, please follow this link: http://hdl.handle.net/2117/16043
dc.contributor | Universitat Politècnica de Catalunya. Departament d'Arquitectura de Computadors |
---|---|
dc.contributor | Universitat Politècnica de Catalunya. CAP - Grup de Computació d'Altes Prestacions |
dc.contributor.author | Maric, Bojan |
dc.contributor.author | Abella Ferrer, Jaume |
dc.contributor.author | Valero Cortés, Mateo |
dc.date | 2012 |
dc.identifier.citation | Maric, B.; Abella, J.; Valero, M. ADAM : an efficient data management mechanism for hybrid high and ultra-low voltage operation caches. A: ACM Great Lakes Symposium on VLSI. "GLSVLSI - Proceedings of the ACM Great Lakes Symposium on VLSI". 2012, p. 245-250. |
dc.identifier.citation | 978-145031244-8 |
dc.identifier.citation | 10.1145/2206781.2206840 |
dc.identifier.uri | http://hdl.handle.net/2117/16043 |
dc.language.iso | eng |
dc.rights | info:eu-repo/semantics/openAccess |
dc.subject | Àrees temàtiques de la UPC::Informàtica::Hardware |
dc.subject | Semiconductor storage devices |
dc.subject | ADAM (Adaptative data management mechanism) |
dc.subject | Memòria ràpida de treball (Informàtica) |
dc.title | ADAM : an efficient data management mechanism for hybrid high and ultra-low voltage operation caches |
dc.type | info:eu-repo/semantics/publishedVersion |
dc.type | info:eu-repo/semantics/conferenceObject |
dc.description.abstract | |
dc.description.abstract |