Para acceder a los documentos con el texto completo, por favor, siga el siguiente enlace: http://hdl.handle.net/2117/13911
dc.contributor | Universitat Politècnica de Catalunya. Departament d'Arquitectura de Computadors |
---|---|
dc.contributor | Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica |
dc.contributor | Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes Prestacions |
dc.contributor | Universitat Politècnica de Catalunya. ARCO - Microarquitectura i Compiladors |
dc.contributor.author | Ganapathy, Shrikanth |
dc.contributor.author | Canal Corretger, Ramon |
dc.contributor.author | González Colás, Antonio María |
dc.contributor.author | Rubio Sola, Jose Antonio |
dc.date | 2010-09-05 |
dc.identifier.uri | http://hdl.handle.net/2117/13911 |
dc.language.iso | eng |
dc.relation | UPC-DAC-RR-ARCO-2010-4 |
dc.rights | info:eu-repo/semantics/openAccess |
dc.subject | Àrees temàtiques de la UPC::Informàtica::Arquitectura de computadors |
dc.subject | 3T1D Cells |
dc.subject | vPROBE |
dc.title | vPROBE: Variation aware post-silicon power/performance binning using embedded 3T1D cells |
dc.type | info:eu-repo/semantics/draft |
dc.type | info:eu-repo/semantics/report |
dc.description.abstract |