To access the full text documents, please follow this link: http://hdl.handle.net/2117/102868

Phase opposition disposition PWM strategy and hardware in the loop validation for a 3-SM modular multilevel converter
Ouerdani, Imen; Dagbagi, Mohamed; Ben Abdelghani, Afef Bennani; Slama-Belkhodja, Ilhem; Montesinos Miracle, Daniel
Universitat Politècnica de Catalunya. Departament d'Enginyeria Elèctrica; Universitat Politècnica de Catalunya. CITCEA - Centre d'Innovació Tecnològica en Convertidors Estàtics i Accionaments
-Àrees temàtiques de la UPC::Enginyeria mecànica::Processos de fabricació mecànica
-Àrees temàtiques de la UPC::Enginyeria electrònica
-Power electronics
-Machinery
-Modular multilevel converter
-Pulse Width Modulation
-Circulating current
-Active balance
-Real-time Emulator
-Hardware In the Loop
-Electrònica de potència
-Maquinària
Attribution-NonCommercial-NoDerivs 3.0 Spain
http://creativecommons.org/licenses/by-nc-nd/3.0/es/
Article - Published version
Article
         

Show full item record

Related documents

Other documents of the same author

Ouerdani, Imen; Ben Abdelghani, Hafedh; Ben Abdelghani, Afef Bennani; Montesinos Miracle, Daniel; Slama-Belkhodja, Ilhem
Heredero Peris, Daniel; Pagès Giménez, Marc; Montesinos Miracle, Daniel
Llonch Masachs, Marc; Montesinos Miracle, Daniel
Lledó Ponsati, Tomàs; Montesinos Miracle, Daniel
Chillón Antón, Cristian; Llonch Masachs, Marc; Heredero Peris, Daniel; Pagès Giménez, Marc; Montesinos Miracle, Daniel
 

Coordination

 

Supporters